Nghiên cứu, thiết kế IP CORE có chức năng phát hiện và bảo vệ tấn công từ chối dịch vụ DDOS ở layer 3&4 trên công nghệ FPGA

Đề tài tập trung thực hiện thiết kế IP CORE DDoS-Defender trên nền tảng công nghệ FPGA nhúng trên board Virtex6-ML605. Kèm với đó là quy trình thiết kế DDoSDefender core sử dụng ngôn ngữ lập trình verilog, sơ đồ khối tổng quát hệ thống, chi tiết chức năng nhiệm vụ của từng module. Kết nối giữa các...

全面介紹

Đã lưu trong:
書目詳細資料
Những tác giả chính: Đỗ, Thanh Trực, Võ, Văn Việt
其他作者: Nguyễn, Thị Khánh Hồng
格式: Luận văn
語言:Vietnamese
出版: 2024
主題:
在線閱讀:http://data.ute.udn.vn/handle/123456789/1867
標簽: 添加標簽
沒有標簽, 成為第一個標記此記錄!
Thư viện lưu trữ: Trường Đại học Sư phạm Kỹ thuật - Đại học Đà Nẵng
實物特徵
總結:Đề tài tập trung thực hiện thiết kế IP CORE DDoS-Defender trên nền tảng công nghệ FPGA nhúng trên board Virtex6-ML605. Kèm với đó là quy trình thiết kế DDoSDefender core sử dụng ngôn ngữ lập trình verilog, sơ đồ khối tổng quát hệ thống, chi tiết chức năng nhiệm vụ của từng module. Kết nối giữa các module với nhau, tích hợp và kiểm tra hoạt động của core trên môi trường thực tế. Đánh giá kết quả nhúng core DDoS Defender vào hệ thống, và kết quả của core khi hoạt động trên môi trường thực tế. Đưa ra các thông tin cần thiết gói tấn công như là: Địa chỉ IP nguồn, Địa chỉ IP đích, Port nguồn, Port đích, loại tấn công, các giao thức mạng sử dụng của gói tin như UDP, TCP (protocol); DDoS Defender System có nhiệm vụ nhận biết các gói tin trên mạng đi qua nó, phát hiện các cuộc tấn công SYN Flood – UDP Flood và giám sát, hiển thị thông tin của cuộc tấn công lên một bảng thông báo.