Thiết kế logic mạch số: Giáo trình cho sinh viên các trường đại học /
- Chương 1: Đại số Boole và vi mạch số.
Đã lưu trong:
Tác giả chính: | |
---|---|
Định dạng: | Sách |
Ngôn ngữ: | Vietnamese |
Được phát hành: |
H. :
Khoa học và kỹ thuật ,
2005
|
Phiên bản: | Tái bản lần thứ 5 |
Những chủ đề: | |
Các nhãn: |
Thêm thẻ
Không có thẻ, Là người đầu tiên thẻ bản ghi này!
|
Thư viện lưu trữ: | Thư viện Trường CĐ Kỹ Thuật Cao Thắng |
---|
Tóm tắt: | - Chương 1: Đại số Boole và vi mạch số. - Chương 2: Tối thiểu hóa hàm Boole. - Chương 3: Mạch tổ hợp thông dụng. - Chương 4: Các phương pháp biểu diễn mạch dãy. - Chương 5: Các phần tử nhớ cơ bản FLIP FLOP (FF). - Chương 6: Mạch dãy không đồng bộ. - Chương 7: Mạch dãy đồng bộ. - Chương 8: Bộ đếm và ghi dịch. - Chương 9: Thiết kế dùng vi mạch MSI, LSI. Cuốn " Thiết kế logic mạch số " nhằm giúp cho các nhà chuyên môn, các kỹ sư, không chỉ khai thác, sử dụng, phân tích các sơ đồ có sẵn mà còn phải thiết kế được mạch theo yêu cầu của thực tế. Việc thiết kế này không chỉ dựa trên kinh nghiệm mà cần phải giải quyết một cách hệ thống tiến đến tự động hóa quá trình thiết kế. Thiết kế mạch logic là một nhiệm vụ quan trọng trong quá trình thiết kế mạch số. Sự phát triển như vũ bão của nền công nghệ vi điện tử với việc cho ra đời các vi mạch cỡ vữa (MSI), cở lớn (LSI) và cực lớn (VLSI) có khả năng lập trình ngày càng cao, làm cho phương pháp thiết kế có những thay đổi đáng kể. Với 9 chương, 116 bài thiết kế có ứng dụng cụ thể trong thực tế, tài liệu này giúp cho người đọc hoàn chỉnh và bổ sung thêm những kiến thức lý thuyết , đồng thời nắm được các phương pháp thiết kế một cách có hệ thống. Bên cạnh các bài toán thiết kế thông thường, cuốn sách ưu tiên trình bày những bài toán thiết kế khó, mới, tài liệu tham khảo còn hạn chế như thiết kế mạch dãy (không đồng bộ, đồng bộ), thiết kế dùng vi mạch lập trình mới... |
---|---|
Mô tả vật lý: | 266tr. ; 27cm |