Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA

Báo cáo Tổng kết Đề tài Khoa học và Công nghệ cấp Bộ. Mã số: B2016-DNA-39-TT; 180 trang.

Kaydedildi:
Detaylı Bibliyografya
Materyal Türü: Bài viết
Dil:vie
Online Erişim:https://dlib.udn.vn/module/chi-tiet-sach?RecordID=2289
Etiketler: Etiketle
Etiket eklenmemiş, İlk siz ekleyin!
Thư viện lưu trữ: Trung tâm Công nghệ thông tin và Học liệu số, Đại học Đà Nẵng
id https:--dlib.udn.vn-module-chi-tiet-sach?RecordID=2289
record_format dspace
spelling https:--dlib.udn.vn-module-chi-tiet-sach?RecordID=22892025-04-21T00:00:00ZNghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGAResearch and Design of Artificial Neural Network IP Core for Pattern Recognition on FPGABáo cáo Tổng kết Đề tài Khoa học và Công nghệ cấp Bộ. Mã số: B2016-DNA-39-TT; 180 trang.Chương 1.Tổng quan; Chương 2.Cơ sở hiện thực hóa mạng nơ-ron nhân tạo trên FPGA; Chương 3.Phát triển kiến trúc mạng nơ-ron nhân tạo lan truyền thẳng nhiều lớp tùy biến được trên trên FPGA; ...vieWorking PaperĐại học Đà Nẵnghttps://dlib.udn.vn/module/chi-tiet-sach?RecordID=2289
institution Trung tâm Công nghệ thông tin và Học liệu số, Đại học Đà Nẵng
collection DSpace
language vie
description Báo cáo Tổng kết Đề tài Khoa học và Công nghệ cấp Bộ. Mã số: B2016-DNA-39-TT; 180 trang.
format Working Paper
title Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
spellingShingle Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
title_short Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
title_full Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
title_fullStr Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
title_full_unstemmed Nghiên cứu thiết kế lõi IP mạng Nơ-Ron nhân tạo cho nhận dạng mẫu trên phần cứng FPGA
title_sort nghiên cứu thiết kế lõi ip mạng nơ-ron nhân tạo cho nhận dạng mẫu trên phần cứng fpga
url https://dlib.udn.vn/module/chi-tiet-sach?RecordID=2289
_version_ 1848656881306828800