Phân tích hiệu năng của các thiết kế sram trên công nghệ tsmc 90nm CMOS
Đã lưu trong:
Những tác giả chính: | Phạm, Văn Khoa, Nguyễn, Duy Thông |
---|---|
Định dạng: | Bài viết |
Ngôn ngữ: | Vietnamese |
Được phát hành: |
2023
|
Những chủ đề: | |
Truy cập trực tuyến: | https://sti.vista.gov.vn/tw/Pages/tai-lieu-khcn.aspx?ItemID=334965 https://scholar.dlu.edu.vn/thuvienso/handle/DLU123456789/180879 |
Các nhãn: |
Thêm thẻ
Không có thẻ, Là người đầu tiên thẻ bản ghi này!
|
Thư viện lưu trữ: | Thư viện Trường Đại học Đà Lạt |
---|
Những quyển sách tương tự
-
Thiết kế nguồn điện áp tham chiếu Bandgap công suất thấp sử dụng công nghệ CMOS 28nm
Bỡi: Nguyễn, Đức Huy, et al.
Được phát hành: (2023) -
CMOS SRAM Circuit Design and Parametric Test in Nano-Scaled Technologies
Bỡi: Pavlov, Andrei, et al.
Được phát hành: (2020) -
Giáo trình thiết kế mạch tích hợp CMOS
Bỡi: Võ, Minh Huân
Được phát hành: (2019) -
Giáo trình Thiết kế mạch tích hợp CMOS
Bỡi: Võ Minh Huân
Được phát hành: (2024) -
Effect of soft error rate on SRAM with metal plate capacitance /
Bỡi: Kim, Do-Woo.