Efficient Low-Latency Hardware Architecture for Module-Lattice-Based Digital Signature Standard
IEEE Access, Vol 12; pp: 32395-32407.
में बचाया:
| मुख्य लेखकों: | Truong, Quang Dang, Duong, Ngoc Phap, Lee, Hanho |
|---|---|
| स्वरूप: | Bài viết |
| भाषा: | Vietnamese |
| प्रकाशित: |
IEEE
2024
|
| विषय: | |
| ऑनलाइन पहुंच: | https://elib.vku.udn.vn/handle/123456789/4013 |
| टैग : |
टैग जोड़ें
कोई टैग नहीं, इस रिकॉर्ड को टैग करने वाले पहले व्यक्ति बनें!
|
| Thư viện lưu trữ: | Trường Đại học Công nghệ Thông tin và Truyền thông Việt Hàn - Đại học Đà Nẵng |
|---|
समान संसाधन
-
Hybrid Number Theoretic Transform Architecture for Homomorphic Encryption
द्वारा: Dang, Truong Quang, और अन्य
प्रकाशित: (2025) -
Short signatures with a tighter security reduction without random oracles /
द्वारा: Guo, Fuchun. -
Lattice theory /
द्वारा: Birkhoff, Garrett, 1911-1996.
प्रकाशित: (1949) -
An efficient lattice-based approach for generator mining
द्वारा: Phạm, Quang Huy, और अन्य
प्रकाशित: (2023) -
Lattice-Based Public-Key Cryptography in Hardware
द्वारा: Roy, Sujoy Sinha, और अन्य
प्रकाशित: (2020)