Flip-Flop Design in Nanometer CMOS (From High Speed to Low Energy)
The design of the clocking subsystem represents a crucial aspect in CMOS VLSI integrated circuits, as it strongly affects not only the chip performance, but also its overall energy consumption. Independently of the nature of the system (fully synchronous, globally asynchronous, locally synchronou...
Đã lưu trong:
Những tác giả chính: | Alioto, Massimo, Consoli, Elio, Palumbo, Gaetano |
---|---|
Định dạng: | Sách |
Ngôn ngữ: | English |
Được phát hành: |
Springer
2015
|
Những chủ đề: | |
Truy cập trực tuyến: | https://scholar.dlu.edu.vn/thuvienso/handle/DLU123456789/56114 |
Các nhãn: |
Thêm thẻ
Không có thẻ, Là người đầu tiên thẻ bản ghi này!
|
Thư viện lưu trữ: | Thư viện Trường Đại học Đà Lạt |
---|
Những quyển sách tương tự
-
Nanoscale CMOS VLSI Circuits: Design for Manufacturability /
Bỡi: Kundu Sandip
Được phát hành: (2010) -
Low-Power High-Speed ADCs for Nanometer CMOS Integration
Bỡi: Cao, Zhiheng, et al.
Được phát hành: (2020) -
CMOS Circuits for Electromagnetic Vibration Transducers:
Interfaces for Ultra-Low Voltage Energy Harvesting
Bỡi: Maurath, Dominic, et al.
Được phát hành: (2016) -
Design of analog CMOS integrated circuits
Bỡi: Razavi, Behzad
Được phát hành: (2012) -
High-Resolution and High-Speed Integrated CMOS AD Converters for Low-Power Applications . 1st ed. 2018
Bỡi: Li, Weitao, et al.
Được phát hành: (2020)